| 项目名称 | 集成电路逻辑设计平台 | 项目编号 | GY202504727 |
|---|---|---|---|
| 公告开始日期 | 2025-11-26 16:14:41 | 公告截止日期 | |
| 采购单位 | 集成电路学院 | 付款方式 | 货到验收,合格后付款 |
| 联系人 | 成交后在我参与的项目中查看 | 联系电话 | 成交后在我参与的项目中查看 |
| 签约时间要求 | 到货时间要求 | 签订合同后7天内 | |
| 预算总价 | ¥ 370,000.00 | ||
| 收货地址 | 山东大学软件园校区集成电路学院 | ||
| 供应商资质要求 | 符合《政府采购法》第二十二条规定的供应商基本条件 | ||
| 公告说明 | 符合要求,价格最低 | ||
| 采购商品 | 采购数量 | 计量单位 | 所属分类 |
|---|---|---|---|
| SOC设计实验平台 | 20 | 台 | 其他仪器仪表 |
| 品牌 | 龙芯中科 |
|---|---|
| 型号 | LS-SOC-EXB |
| 预算单价 | ¥ 15,500.00 |
| 技术参数及配置要求 | 1.工具:提供自主指令集架构32位精简版参考手册;提供自主国产电脑QEMU模拟器,可运行Loongnix自主开源操作系统,用于操作系统的开发实验;提供轻量化NEMU,用于单周期CPU的测试,按照自主32位精简指令架构实现。提供GCC工具链,用于自主CPU交叉编译。2.子板:集成20万门及以上FPGA;含控制子系统SoC系列;存储:2Gb DDR3 SDRAM *1,64Mb NOR FLASH*1;集成千兆网络数据交换功能;DIP拨码开关*32、硬件去抖动的按键*2;远程模拟8位数码管*2、单色LED*16、互联DVI接口*1。3.实验课程要求:3.1.满足《数字逻辑系统》课程实验与《CPU设计》课程实验:数据运算-加法乘法》、《寄存器堆实现》、《ALU 模块实现》、《主存储器实验》《单周期 CPU 实验》、《静态 5 级流水 CPU 实现》、《在CPU中添加运算类指令》、《在CPU中添加转移和访存指令》、《在CPU中添加AXI总线接口》、《CPU实现例外和中断》、《在CPU中设计TLB MMU》、《在CPU中添加Cache》。3.2《SOC设计》课程实验:《用 CPU 搭 |
文章推荐:
厦门华沧-竞争性谈判-2025-HCJZ-SH1247-AI智能无感留观-成交结果公告
国家电投集团数字科技有限公司2025年度第二十七批采购项目招标中标候选人公示